Nec Network Controller uPD98502 Manuel d'utilisateur Page 555

  • Télécharger
  • Ajouter à mon manuel
  • Imprimer
  • Page
    / 595
  • Table des matières
  • MARQUE LIVRES
  • Noté. / 5. Basé sur avis des utilisateurs
Vue de la page 554
APPENDIX A MIPS III INSTRUCTION SET DETAILS
Preliminary Users Manual S15543EJ1V0UM
555
SRL
Shift Right Logical
SRL
0
0 0 0 0 0
SPECIAL
0 0 0 0 0 0
rt rd sa
SRL
0 0 0 0 1 0
31 26 25 21 20 16 15 11 10 6 5 0
6 5555 6
Format:
SRL rd, rt, sa
Description:
The contents of general register
rt
are shifted right by
sa
bits, inserting zeros into the high-order bits.
The result is placed in register
rd
.
In 64-bit mode, the operand must be a valid sign-extended, 32-bit value.
Operation:
32 T:
GPR [rd]
0
sa
|| GPR [rt]
31...sa
64 T:
s
0 || sa
temp
0
s
|| GPR [rt]
31...s
GPR [rd]
(temp
31
)
32
|| temp
Exceptions:
None
Vue de la page 554
1 2 ... 550 551 552 553 554 555 556 557 558 559 560 ... 594 595

Commentaires sur ces manuels

Pas de commentaire